Home | History | Annotate | Line # | Download | only in pinctrl
      1  1.1  skrll /* SPDX-License-Identifier: GPL-2.0 OR MIT */
      2  1.1  skrll /*
      3  1.1  skrll  * Copyright (C) 2022 Emil Renner Berthing <kernel (at) esmil.dk>
      4  1.1  skrll  * Copyright (C) 2022 StarFive Technology Co., Ltd.
      5  1.1  skrll  */
      6  1.1  skrll 
      7  1.1  skrll #ifndef __DT_BINDINGS_PINCTRL_STARFIVE_JH7110_H__
      8  1.1  skrll #define __DT_BINDINGS_PINCTRL_STARFIVE_JH7110_H__
      9  1.1  skrll 
     10  1.1  skrll /* sys_iomux pins */
     11  1.1  skrll #define	PAD_GPIO0		0
     12  1.1  skrll #define	PAD_GPIO1		1
     13  1.1  skrll #define	PAD_GPIO2		2
     14  1.1  skrll #define	PAD_GPIO3		3
     15  1.1  skrll #define	PAD_GPIO4		4
     16  1.1  skrll #define	PAD_GPIO5		5
     17  1.1  skrll #define	PAD_GPIO6		6
     18  1.1  skrll #define	PAD_GPIO7		7
     19  1.1  skrll #define	PAD_GPIO8		8
     20  1.1  skrll #define	PAD_GPIO9		9
     21  1.1  skrll #define	PAD_GPIO10		10
     22  1.1  skrll #define	PAD_GPIO11		11
     23  1.1  skrll #define	PAD_GPIO12		12
     24  1.1  skrll #define	PAD_GPIO13		13
     25  1.1  skrll #define	PAD_GPIO14		14
     26  1.1  skrll #define	PAD_GPIO15		15
     27  1.1  skrll #define	PAD_GPIO16		16
     28  1.1  skrll #define	PAD_GPIO17		17
     29  1.1  skrll #define	PAD_GPIO18		18
     30  1.1  skrll #define	PAD_GPIO19		19
     31  1.1  skrll #define	PAD_GPIO20		20
     32  1.1  skrll #define	PAD_GPIO21		21
     33  1.1  skrll #define	PAD_GPIO22		22
     34  1.1  skrll #define	PAD_GPIO23		23
     35  1.1  skrll #define	PAD_GPIO24		24
     36  1.1  skrll #define	PAD_GPIO25		25
     37  1.1  skrll #define	PAD_GPIO26		26
     38  1.1  skrll #define	PAD_GPIO27		27
     39  1.1  skrll #define	PAD_GPIO28		28
     40  1.1  skrll #define	PAD_GPIO29		29
     41  1.1  skrll #define	PAD_GPIO30		30
     42  1.1  skrll #define	PAD_GPIO31		31
     43  1.1  skrll #define	PAD_GPIO32		32
     44  1.1  skrll #define	PAD_GPIO33		33
     45  1.1  skrll #define	PAD_GPIO34		34
     46  1.1  skrll #define	PAD_GPIO35		35
     47  1.1  skrll #define	PAD_GPIO36		36
     48  1.1  skrll #define	PAD_GPIO37		37
     49  1.1  skrll #define	PAD_GPIO38		38
     50  1.1  skrll #define	PAD_GPIO39		39
     51  1.1  skrll #define	PAD_GPIO40		40
     52  1.1  skrll #define	PAD_GPIO41		41
     53  1.1  skrll #define	PAD_GPIO42		42
     54  1.1  skrll #define	PAD_GPIO43		43
     55  1.1  skrll #define	PAD_GPIO44		44
     56  1.1  skrll #define	PAD_GPIO45		45
     57  1.1  skrll #define	PAD_GPIO46		46
     58  1.1  skrll #define	PAD_GPIO47		47
     59  1.1  skrll #define	PAD_GPIO48		48
     60  1.1  skrll #define	PAD_GPIO49		49
     61  1.1  skrll #define	PAD_GPIO50		50
     62  1.1  skrll #define	PAD_GPIO51		51
     63  1.1  skrll #define	PAD_GPIO52		52
     64  1.1  skrll #define	PAD_GPIO53		53
     65  1.1  skrll #define	PAD_GPIO54		54
     66  1.1  skrll #define	PAD_GPIO55		55
     67  1.1  skrll #define	PAD_GPIO56		56
     68  1.1  skrll #define	PAD_GPIO57		57
     69  1.1  skrll #define	PAD_GPIO58		58
     70  1.1  skrll #define	PAD_GPIO59		59
     71  1.1  skrll #define	PAD_GPIO60		60
     72  1.1  skrll #define	PAD_GPIO61		61
     73  1.1  skrll #define	PAD_GPIO62		62
     74  1.1  skrll #define	PAD_GPIO63		63
     75  1.1  skrll #define	PAD_SD0_CLK		64
     76  1.1  skrll #define	PAD_SD0_CMD		65
     77  1.1  skrll #define	PAD_SD0_DATA0		66
     78  1.1  skrll #define	PAD_SD0_DATA1		67
     79  1.1  skrll #define	PAD_SD0_DATA2		68
     80  1.1  skrll #define	PAD_SD0_DATA3		69
     81  1.1  skrll #define	PAD_SD0_DATA4		70
     82  1.1  skrll #define	PAD_SD0_DATA5		71
     83  1.1  skrll #define	PAD_SD0_DATA6		72
     84  1.1  skrll #define	PAD_SD0_DATA7		73
     85  1.1  skrll #define	PAD_SD0_STRB		74
     86  1.1  skrll #define	PAD_GMAC1_MDC		75
     87  1.1  skrll #define	PAD_GMAC1_MDIO		76
     88  1.1  skrll #define	PAD_GMAC1_RXD0		77
     89  1.1  skrll #define	PAD_GMAC1_RXD1		78
     90  1.1  skrll #define	PAD_GMAC1_RXD2		79
     91  1.1  skrll #define	PAD_GMAC1_RXD3		80
     92  1.1  skrll #define	PAD_GMAC1_RXDV		81
     93  1.1  skrll #define	PAD_GMAC1_RXC		82
     94  1.1  skrll #define	PAD_GMAC1_TXD0		83
     95  1.1  skrll #define	PAD_GMAC1_TXD1		84
     96  1.1  skrll #define	PAD_GMAC1_TXD2		85
     97  1.1  skrll #define	PAD_GMAC1_TXD3		86
     98  1.1  skrll #define	PAD_GMAC1_TXEN		87
     99  1.1  skrll #define	PAD_GMAC1_TXC		88
    100  1.1  skrll #define	PAD_QSPI_SCLK		89
    101  1.1  skrll #define	PAD_QSPI_CS0		90
    102  1.1  skrll #define	PAD_QSPI_DATA0		91
    103  1.1  skrll #define	PAD_QSPI_DATA1		92
    104  1.1  skrll #define	PAD_QSPI_DATA2		93
    105  1.1  skrll #define	PAD_QSPI_DATA3		94
    106  1.1  skrll 
    107  1.1  skrll /* aon_iomux pins */
    108  1.1  skrll #define	PAD_TESTEN		0
    109  1.1  skrll #define	PAD_RGPIO0		1
    110  1.1  skrll #define	PAD_RGPIO1		2
    111  1.1  skrll #define	PAD_RGPIO2		3
    112  1.1  skrll #define	PAD_RGPIO3		4
    113  1.1  skrll #define	PAD_RSTN		5
    114  1.1  skrll #define	PAD_GMAC0_MDC		6
    115  1.1  skrll #define	PAD_GMAC0_MDIO		7
    116  1.1  skrll #define	PAD_GMAC0_RXD0		8
    117  1.1  skrll #define	PAD_GMAC0_RXD1		9
    118  1.1  skrll #define	PAD_GMAC0_RXD2		10
    119  1.1  skrll #define	PAD_GMAC0_RXD3		11
    120  1.1  skrll #define	PAD_GMAC0_RXDV		12
    121  1.1  skrll #define	PAD_GMAC0_RXC		13
    122  1.1  skrll #define	PAD_GMAC0_TXD0		14
    123  1.1  skrll #define	PAD_GMAC0_TXD1		15
    124  1.1  skrll #define	PAD_GMAC0_TXD2		16
    125  1.1  skrll #define	PAD_GMAC0_TXD3		17
    126  1.1  skrll #define	PAD_GMAC0_TXEN		18
    127  1.1  skrll #define	PAD_GMAC0_TXC		19
    128  1.1  skrll 
    129  1.1  skrll #define GPOUT_LOW		0
    130  1.1  skrll #define GPOUT_HIGH		1
    131  1.1  skrll 
    132  1.1  skrll #define GPOEN_ENABLE		0
    133  1.1  skrll #define GPOEN_DISABLE		1
    134  1.1  skrll 
    135  1.1  skrll #define GPI_NONE		255
    136  1.1  skrll 
    137  1.1  skrll #endif
    138