HomeSort by: relevance | last modified time | path
    Searched refs:MII_BMCR (Results 1 - 25 of 75) sorted by relevancy

1 2 3

  /src/sys/dev/mii/
etphy.c 207 PHY_READ(sc, MII_BMCR, &bmcr);
208 PHY_WRITE(sc, MII_BMCR, bmcr | BMCR_ISO);
217 PHY_READ(sc, MII_BMCR, &bmcr);
219 PHY_WRITE(sc, MII_BMCR, bmcr);
220 PHY_WRITE(sc, MII_BMCR, bmcr | BMCR_PDOWN);
232 PHY_READ(sc, MII_BMCR, &bmcr);
234 PHY_WRITE(sc, MII_BMCR, bmcr);
237 PHY_WRITE(sc, MII_BMCR,
287 PHY_READ(sc, MII_BMCR, &reg);
289 PHY_WRITE(sc, MII_BMCR, BMCR_AUTOEN | BMCR_PDOWN | BMCR_S1000)
    [all...]
jmphy.c 141 PHY_READ(sc, MII_BMCR, &bmcr);
142 PHY_WRITE(sc, MII_BMCR, bmcr | BMCR_ISO);
208 PHY_READ(sc, MII_BMCR, &bmcr);
271 PHY_READ(sc, MII_BMCR, &val);
272 PHY_WRITE(sc, MII_BMCR, val | BMCR_RESET);
276 PHY_READ(sc, MII_BMCR, &val);
315 PHY_READ(sc, MII_BMCR, &bmcr);
327 PHY_WRITE(sc, MII_BMCR, bmcr | BMCR_ISO | BMCR_PDOWN);
351 PHY_WRITE(sc, MII_BMCR, bmcr | BMCR_AUTOEN | BMCR_STARTNEG);
gphyter.c 195 PHY_READ(sc, MII_BMCR, &reg);
196 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
249 PHY_READ(sc, MII_BMCR, &bmcr);
311 PHY_WRITE(sc, MII_BMCR, reg);
325 PHY_READ(sc, MII_BMCR, &reg);
332 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
ihphy.c 181 PHY_READ(sc, MII_BMCR, &reg);
182 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
241 PHY_READ(sc, MII_BMCR, &bmcr);
295 PHY_WRITE(sc, MII_BMCR, BMCR_RESET | BMCR_ISO);
299 PHY_READ(sc, MII_BMCR, &reg);
306 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
nsphy.c 163 PHY_READ(sc, MII_BMCR, &reg);
164 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
249 PHY_READ(sc, MII_BMCR, &bmcr);
322 PHY_WRITE(sc, MII_BMCR, reg);
340 PHY_READ(sc, MII_BMCR, &reg);
347 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
nsphyter.c 169 PHY_READ(sc, MII_BMCR, &reg);
170 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
222 PHY_READ(sc, MII_BMCR, &bmcr);
269 PHY_WRITE(sc, MII_BMCR, reg);
283 PHY_READ(sc, MII_BMCR, &reg);
290 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
sqphy.c 179 PHY_READ(sc, MII_BMCR, &reg);
180 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
230 PHY_READ(sc, MII_BMCR, &bmcr);
286 PHY_READ(sc, MII_BMCR, &reg);
289 PHY_WRITE(sc, MII_BMCR, reg & ~BMCR_ISO);
291 PHY_READ(sc, MII_BMCR, &reg);
atphy.c 238 PHY_READ(sc, MII_BMCR, &bmcr);
239 PHY_WRITE(sc, MII_BMCR, bmcr | BMCR_ISO);
260 PHY_READ(sc, MII_BMCR, &bmcr);
269 PHY_WRITE(sc, MII_BMCR, bmcr | BMCR_ISO);
289 PHY_WRITE(sc, MII_BMCR, bmcr | BMCR_AUTOEN | BMCR_STARTNEG);
356 PHY_READ(sc, MII_BMCR, &bmcr);
454 PHY_READ(sc, MII_BMCR, &reg);
456 PHY_WRITE(sc, MII_BMCR, reg);
460 PHY_READ(sc, MII_BMCR, &reg);
490 PHY_WRITE(sc, MII_BMCR, BMCR_AUTOEN | BMCR_STARTNEG)
    [all...]
ciphy.c 157 PHY_READ(sc, MII_BMCR, &reg);
158 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
172 PHY_READ(sc, MII_BMCR, &reg);
194 PHY_WRITE(sc, MII_BMCR, speed);
201 PHY_WRITE(sc, MII_BMCR,
219 PHY_WRITE(sc, MII_BMCR, BMCR_ISO | BMCR_PDOWN);
313 PHY_READ(sc, MII_BMCR, &bmcr);
ipgphy.c 160 PHY_READ(sc, MII_BMCR, &reg);
161 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
198 PHY_WRITE(sc, MII_BMCR, speed);
279 PHY_READ(sc, MII_BMCR, &bmcr);
358 PHY_WRITE(sc, MII_BMCR, BMCR_FDX | BMCR_AUTOEN | BMCR_STARTNEG);
389 PHY_READ(sc, MII_BMCR, &reg);
391 PHY_WRITE(sc, MII_BMCR, reg);
ikphy.c 167 PHY_READ(sc, MII_BMCR, &reg);
168 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
260 PHY_READ(sc, MII_BMCR, &phy_data);
261 PHY_WRITE(sc, MII_BMCR, phy_data | BMCR_STARTNEG);
297 PHY_READ(sc, MII_BMCR, &bmcr);
glxtphy.c 164 PHY_READ(sc, MII_BMCR, &reg);
165 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
215 PHY_READ(sc, MII_BMCR, &bmcr);
iophy.c 161 PHY_READ(sc, MII_BMCR, &reg);
162 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
211 PHY_READ(sc, MII_BMCR, &bmcr);
pnaphy.c 152 PHY_READ(sc, MII_BMCR, &reg);
153 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
204 PHY_READ(sc, MII_BMCR, &bmcr);
tqphy.c 173 PHY_READ(sc, MII_BMCR, &reg);
174 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
224 PHY_READ(sc, MII_BMCR, &bmcr);
amhphy.c 142 PHY_READ(sc, MII_BMCR, &reg);
143 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
194 PHY_READ(sc, MII_BMCR, &bmcr);
tlphy.c 231 PHY_READ(sc, MII_BMCR, &reg);
232 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
246 PHY_WRITE(sc, MII_BMCR, 0);
324 PHY_READ(sc, MII_BMCR, &bmcr);
403 PHY_WRITE(sc, MII_BMCR, BMCR_FDX);
407 PHY_WRITE(sc, MII_BMCR, 0);
icsphy.c 167 PHY_READ(sc, MII_BMCR, &reg);
168 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
224 PHY_READ(sc, MII_BMCR, &bmcr);
278 PHY_WRITE(sc, MII_BMCR, BMCR_S100 | BMCR_STARTNEG | BMCR_FDX);
smscphy.c 132 PHY_READ(sc, MII_BMCR, &bmcr);
138 PHY_WRITE(sc, MII_BMCR, new);
212 PHY_WRITE(sc, MII_BMCR, BMCR_AUTOEN | BMCR_STARTNEG);
231 PHY_READ(sc, MII_BMCR, &bmcr);
  /src/sys/dev/pci/cxgb/
cxgb_vsc8211.c 110 return t3_mdio_change_bits(cphy, 0, MII_BMCR, BMCR_PDOWN | BMCR_ISOLATE,
116 return t3_mdio_change_bits(cphy, 0, MII_BMCR, BMCR_PDOWN | BMCR_ISOLATE,
126 err = mdio_read(cphy, 0, MII_BMCR, &bmcr);
194 return t3_mdio_change_bits(cphy, 0, MII_BMCR, BMCR_PDOWN,
cxgb_mv88e1xxx.c 176 return t3_mdio_change_bits(cphy, 0, MII_BMCR, BMCR_PDOWN | BMCR_ISOLATE,
182 return t3_mdio_change_bits(cphy, 0, MII_BMCR, BMCR_PDOWN | BMCR_ISOLATE,
188 return t3_mdio_change_bits(cphy, 0, MII_BMCR, BMCR_LOOPBACK,
237 return t3_mdio_change_bits(cphy, 0, MII_BMCR, BMCR_PDOWN,
  /src/sys/arch/arm/amlogic/
gxlphy.c 211 PHY_READ(sc, MII_BMCR, &reg);
212 PHY_WRITE(sc, MII_BMCR, reg | BMCR_ISO);
252 PHY_READ(sc, MII_BMCR, &bmcr);
271 PHY_WRITE(sc, MII_BMCR, bmcr);
  /src/sys/arch/sandpoint/stand/altboot/
pcn.c 338 #define MII_BMCR 0x00 /* Basic mode control register (rw) */
351 ctl = pcn_mii_read(l, phy, MII_BMCR);
359 ctl = pcn_mii_read(l, phy, MII_BMCR);
360 pcn_mii_write(l, phy, MII_BMCR, ctl | BMCR_RESET);
364 ctl = pcn_mii_read(l, phy, MII_BMCR);
374 pcn_mii_write(l, phy, MII_BMCR, ctl);
389 pcn_mii_write(l, l->phy, MII_BMCR, BMCR_AUTOEN | BMCR_STARTNEG);
sip.c 338 #define MII_BMCR 0x00 /* Basic mode control register (rw) */
379 ctl = mii_read(l, phy, MII_BMCR);
387 ctl = mii_read(l, phy, MII_BMCR);
388 mii_write(l, phy, MII_BMCR, ctl | BMCR_RESET);
392 ctl = mii_read(l, phy, MII_BMCR);
402 mii_write(l, phy, MII_BMCR, ctl);
416 mii_write(l, l->phy, MII_BMCR, BMCR_AUTOEN | BMCR_STARTNEG);
tlp.c 354 #define MII_BMCR 0x00 /* Basic mode control register (rw) */
377 ctl = mii_read(l, phy, MII_BMCR);
385 ctl = mii_read(l, phy, MII_BMCR);
386 mii_write(l, phy, MII_BMCR, ctl | BMCR_RESET);
390 ctl = mii_read(l, phy, MII_BMCR);
400 mii_write(l, phy, MII_BMCR, ctl);
414 mii_write(l, l->phy, MII_BMCR, BMCR_AUTOEN | BMCR_STARTNEG);

Completed in 25 milliseconds

1 2 3