if_bm.c revision 1.18 1 1.18 thorpej /* $NetBSD: if_bm.c,v 1.18 2002/09/27 20:33:34 thorpej Exp $ */
2 1.1 tsubai
3 1.1 tsubai /*-
4 1.4 tsubai * Copyright (C) 1998, 1999, 2000 Tsubai Masanari. All rights reserved.
5 1.1 tsubai *
6 1.1 tsubai * Redistribution and use in source and binary forms, with or without
7 1.1 tsubai * modification, are permitted provided that the following conditions
8 1.1 tsubai * are met:
9 1.1 tsubai * 1. Redistributions of source code must retain the above copyright
10 1.1 tsubai * notice, this list of conditions and the following disclaimer.
11 1.1 tsubai * 2. Redistributions in binary form must reproduce the above copyright
12 1.1 tsubai * notice, this list of conditions and the following disclaimer in the
13 1.1 tsubai * documentation and/or other materials provided with the distribution.
14 1.1 tsubai * 3. The name of the author may not be used to endorse or promote products
15 1.1 tsubai * derived from this software without specific prior written permission.
16 1.1 tsubai *
17 1.1 tsubai * THIS SOFTWARE IS PROVIDED BY THE AUTHOR ``AS IS'' AND ANY EXPRESS OR
18 1.1 tsubai * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES
19 1.1 tsubai * OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.
20 1.1 tsubai * IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT,
21 1.1 tsubai * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
22 1.1 tsubai * NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
23 1.1 tsubai * DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
24 1.1 tsubai * THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
25 1.1 tsubai * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
26 1.1 tsubai * OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
27 1.1 tsubai */
28 1.1 tsubai
29 1.1 tsubai #include "opt_inet.h"
30 1.1 tsubai #include "opt_ns.h"
31 1.1 tsubai #include "bpfilter.h"
32 1.1 tsubai
33 1.1 tsubai #include <sys/param.h>
34 1.1 tsubai #include <sys/device.h>
35 1.1 tsubai #include <sys/ioctl.h>
36 1.4 tsubai #include <sys/kernel.h>
37 1.1 tsubai #include <sys/mbuf.h>
38 1.1 tsubai #include <sys/socket.h>
39 1.1 tsubai #include <sys/systm.h>
40 1.7 thorpej #include <sys/callout.h>
41 1.1 tsubai
42 1.10 mrg #include <uvm/uvm_extern.h>
43 1.4 tsubai
44 1.1 tsubai #include <net/if.h>
45 1.1 tsubai #include <net/if_ether.h>
46 1.1 tsubai #include <net/if_media.h>
47 1.1 tsubai
48 1.1 tsubai #if NBPFILTER > 0
49 1.1 tsubai #include <net/bpf.h>
50 1.1 tsubai #endif
51 1.1 tsubai
52 1.4 tsubai #ifdef INET
53 1.4 tsubai #include <netinet/in.h>
54 1.4 tsubai #include <netinet/if_inarp.h>
55 1.4 tsubai #endif
56 1.1 tsubai
57 1.1 tsubai #include <dev/ofw/openfirm.h>
58 1.1 tsubai
59 1.4 tsubai #include <dev/mii/mii.h>
60 1.4 tsubai #include <dev/mii/miivar.h>
61 1.4 tsubai #include <dev/mii/mii_bitbang.h>
62 1.4 tsubai
63 1.1 tsubai #include <machine/autoconf.h>
64 1.1 tsubai #include <machine/pio.h>
65 1.1 tsubai
66 1.1 tsubai #include <macppc/dev/dbdma.h>
67 1.1 tsubai #include <macppc/dev/if_bmreg.h>
68 1.1 tsubai
69 1.1 tsubai #define BMAC_TXBUFS 2
70 1.1 tsubai #define BMAC_RXBUFS 16
71 1.1 tsubai #define BMAC_BUFLEN 2048
72 1.1 tsubai
73 1.1 tsubai struct bmac_softc {
74 1.1 tsubai struct device sc_dev;
75 1.1 tsubai struct ethercom sc_ethercom;
76 1.1 tsubai #define sc_if sc_ethercom.ec_if
77 1.7 thorpej struct callout sc_tick_ch;
78 1.1 tsubai vaddr_t sc_regs;
79 1.1 tsubai dbdma_regmap_t *sc_txdma;
80 1.1 tsubai dbdma_regmap_t *sc_rxdma;
81 1.1 tsubai dbdma_command_t *sc_txcmd;
82 1.1 tsubai dbdma_command_t *sc_rxcmd;
83 1.1 tsubai caddr_t sc_txbuf;
84 1.1 tsubai caddr_t sc_rxbuf;
85 1.1 tsubai int sc_rxlast;
86 1.1 tsubai int sc_flags;
87 1.4 tsubai struct mii_data sc_mii;
88 1.1 tsubai u_char sc_enaddr[6];
89 1.1 tsubai };
90 1.1 tsubai
91 1.1 tsubai #define BMAC_BMACPLUS 0x01
92 1.4 tsubai #define BMAC_DEBUGFLAG 0x02
93 1.1 tsubai
94 1.1 tsubai extern u_int *heathrow_FCR;
95 1.1 tsubai
96 1.1 tsubai static __inline int bmac_read_reg __P((struct bmac_softc *, int));
97 1.1 tsubai static __inline void bmac_write_reg __P((struct bmac_softc *, int, int));
98 1.1 tsubai static __inline void bmac_set_bits __P((struct bmac_softc *, int, int));
99 1.1 tsubai static __inline void bmac_reset_bits __P((struct bmac_softc *, int, int));
100 1.1 tsubai
101 1.4 tsubai int bmac_match __P((struct device *, struct cfdata *, void *));
102 1.4 tsubai void bmac_attach __P((struct device *, struct device *, void *));
103 1.4 tsubai void bmac_reset_chip __P((struct bmac_softc *));
104 1.4 tsubai void bmac_init __P((struct bmac_softc *));
105 1.4 tsubai void bmac_init_dma __P((struct bmac_softc *));
106 1.4 tsubai int bmac_intr __P((void *));
107 1.4 tsubai int bmac_rint __P((void *));
108 1.4 tsubai void bmac_reset __P((struct bmac_softc *));
109 1.4 tsubai void bmac_stop __P((struct bmac_softc *));
110 1.4 tsubai void bmac_start __P((struct ifnet *));
111 1.4 tsubai void bmac_transmit_packet __P((struct bmac_softc *, void *, int));
112 1.4 tsubai int bmac_put __P((struct bmac_softc *, caddr_t, struct mbuf *));
113 1.4 tsubai struct mbuf *bmac_get __P((struct bmac_softc *, caddr_t, int));
114 1.4 tsubai void bmac_watchdog __P((struct ifnet *));
115 1.4 tsubai int bmac_ioctl __P((struct ifnet *, u_long, caddr_t));
116 1.4 tsubai int bmac_mediachange __P((struct ifnet *));
117 1.4 tsubai void bmac_mediastatus __P((struct ifnet *, struct ifmediareq *));
118 1.4 tsubai void bmac_setladrf __P((struct bmac_softc *));
119 1.4 tsubai
120 1.4 tsubai int bmac_mii_readreg __P((struct device *, int, int));
121 1.4 tsubai void bmac_mii_writereg __P((struct device *, int, int, int));
122 1.4 tsubai void bmac_mii_statchg __P((struct device *));
123 1.4 tsubai void bmac_mii_tick __P((void *));
124 1.4 tsubai u_int32_t bmac_mbo_read __P((struct device *));
125 1.4 tsubai void bmac_mbo_write __P((struct device *, u_int32_t));
126 1.1 tsubai
127 1.18 thorpej const struct cfattach bm_ca = {
128 1.1 tsubai sizeof(struct bmac_softc), bmac_match, bmac_attach
129 1.1 tsubai };
130 1.1 tsubai
131 1.4 tsubai struct mii_bitbang_ops bmac_mbo = {
132 1.4 tsubai bmac_mbo_read, bmac_mbo_write,
133 1.4 tsubai { MIFDO, MIFDI, MIFDC, MIFDIR, 0 }
134 1.4 tsubai };
135 1.4 tsubai
136 1.1 tsubai int
137 1.1 tsubai bmac_read_reg(sc, off)
138 1.1 tsubai struct bmac_softc *sc;
139 1.1 tsubai int off;
140 1.1 tsubai {
141 1.1 tsubai return in16rb(sc->sc_regs + off);
142 1.1 tsubai }
143 1.1 tsubai
144 1.1 tsubai void
145 1.1 tsubai bmac_write_reg(sc, off, val)
146 1.1 tsubai struct bmac_softc *sc;
147 1.1 tsubai int off, val;
148 1.1 tsubai {
149 1.1 tsubai out16rb(sc->sc_regs + off, val);
150 1.1 tsubai }
151 1.1 tsubai
152 1.1 tsubai void
153 1.1 tsubai bmac_set_bits(sc, off, val)
154 1.1 tsubai struct bmac_softc *sc;
155 1.1 tsubai int off, val;
156 1.1 tsubai {
157 1.1 tsubai val |= bmac_read_reg(sc, off);
158 1.1 tsubai bmac_write_reg(sc, off, val);
159 1.1 tsubai }
160 1.1 tsubai
161 1.1 tsubai void
162 1.1 tsubai bmac_reset_bits(sc, off, val)
163 1.1 tsubai struct bmac_softc *sc;
164 1.1 tsubai int off, val;
165 1.1 tsubai {
166 1.1 tsubai bmac_write_reg(sc, off, bmac_read_reg(sc, off) & ~val);
167 1.1 tsubai }
168 1.1 tsubai
169 1.1 tsubai int
170 1.1 tsubai bmac_match(parent, cf, aux)
171 1.1 tsubai struct device *parent;
172 1.1 tsubai struct cfdata *cf;
173 1.1 tsubai void *aux;
174 1.1 tsubai {
175 1.1 tsubai struct confargs *ca = aux;
176 1.1 tsubai
177 1.1 tsubai if (ca->ca_nreg < 24 || ca->ca_nintr < 12)
178 1.1 tsubai return 0;
179 1.1 tsubai
180 1.1 tsubai if (strcmp(ca->ca_name, "bmac") == 0) /* bmac */
181 1.1 tsubai return 1;
182 1.1 tsubai if (strcmp(ca->ca_name, "ethernet") == 0) /* bmac+ */
183 1.1 tsubai return 1;
184 1.1 tsubai
185 1.1 tsubai return 0;
186 1.1 tsubai }
187 1.1 tsubai
188 1.1 tsubai void
189 1.1 tsubai bmac_attach(parent, self, aux)
190 1.1 tsubai struct device *parent, *self;
191 1.1 tsubai void *aux;
192 1.1 tsubai {
193 1.1 tsubai struct confargs *ca = aux;
194 1.1 tsubai struct bmac_softc *sc = (void *)self;
195 1.1 tsubai struct ifnet *ifp = &sc->sc_if;
196 1.4 tsubai struct mii_data *mii = &sc->sc_mii;
197 1.1 tsubai u_char laddr[6];
198 1.1 tsubai
199 1.7 thorpej callout_init(&sc->sc_tick_ch);
200 1.7 thorpej
201 1.1 tsubai sc->sc_flags =0;
202 1.3 tsubai if (strcmp(ca->ca_name, "ethernet") == 0) {
203 1.3 tsubai char name[64];
204 1.3 tsubai
205 1.16 wiz memset(name, 0, 64);
206 1.3 tsubai OF_package_to_path(ca->ca_node, name, sizeof(name));
207 1.3 tsubai OF_open(name);
208 1.1 tsubai sc->sc_flags |= BMAC_BMACPLUS;
209 1.3 tsubai }
210 1.1 tsubai
211 1.1 tsubai ca->ca_reg[0] += ca->ca_baseaddr;
212 1.1 tsubai ca->ca_reg[2] += ca->ca_baseaddr;
213 1.1 tsubai ca->ca_reg[4] += ca->ca_baseaddr;
214 1.1 tsubai
215 1.1 tsubai sc->sc_regs = (vaddr_t)mapiodev(ca->ca_reg[0], NBPG);
216 1.1 tsubai
217 1.1 tsubai bmac_write_reg(sc, INTDISABLE, NoEventsMask);
218 1.1 tsubai
219 1.1 tsubai if (OF_getprop(ca->ca_node, "local-mac-address", laddr, 6) == -1 &&
220 1.1 tsubai OF_getprop(ca->ca_node, "mac-address", laddr, 6) == -1) {
221 1.1 tsubai printf(": cannot get mac-address\n");
222 1.1 tsubai return;
223 1.1 tsubai }
224 1.16 wiz memcpy(sc->sc_enaddr, laddr, 6);
225 1.1 tsubai
226 1.1 tsubai sc->sc_txdma = mapiodev(ca->ca_reg[2], NBPG);
227 1.1 tsubai sc->sc_rxdma = mapiodev(ca->ca_reg[4], NBPG);
228 1.1 tsubai sc->sc_txcmd = dbdma_alloc(BMAC_TXBUFS * sizeof(dbdma_command_t));
229 1.1 tsubai sc->sc_rxcmd = dbdma_alloc((BMAC_RXBUFS + 1) * sizeof(dbdma_command_t));
230 1.1 tsubai sc->sc_txbuf = malloc(BMAC_BUFLEN * BMAC_TXBUFS, M_DEVBUF, M_NOWAIT);
231 1.1 tsubai sc->sc_rxbuf = malloc(BMAC_BUFLEN * BMAC_RXBUFS, M_DEVBUF, M_NOWAIT);
232 1.1 tsubai if (sc->sc_txbuf == NULL || sc->sc_rxbuf == NULL ||
233 1.1 tsubai sc->sc_txcmd == NULL || sc->sc_rxcmd == NULL) {
234 1.1 tsubai printf("cannot allocate memory\n");
235 1.1 tsubai return;
236 1.1 tsubai }
237 1.1 tsubai
238 1.1 tsubai printf(" irq %d,%d: address %s\n", ca->ca_intr[0], ca->ca_intr[2],
239 1.1 tsubai ether_sprintf(laddr));
240 1.1 tsubai
241 1.1 tsubai intr_establish(ca->ca_intr[0], IST_LEVEL, IPL_NET, bmac_intr, sc);
242 1.1 tsubai intr_establish(ca->ca_intr[2], IST_LEVEL, IPL_NET, bmac_rint, sc);
243 1.1 tsubai
244 1.16 wiz memcpy(ifp->if_xname, sc->sc_dev.dv_xname, IFNAMSIZ);
245 1.1 tsubai ifp->if_softc = sc;
246 1.1 tsubai ifp->if_ioctl = bmac_ioctl;
247 1.1 tsubai ifp->if_start = bmac_start;
248 1.1 tsubai ifp->if_flags =
249 1.1 tsubai IFF_BROADCAST | IFF_SIMPLEX | IFF_NOTRAILERS | IFF_MULTICAST;
250 1.1 tsubai ifp->if_watchdog = bmac_watchdog;
251 1.17 itojun IFQ_SET_READY(&ifp->if_snd);
252 1.1 tsubai
253 1.4 tsubai mii->mii_ifp = ifp;
254 1.4 tsubai mii->mii_readreg = bmac_mii_readreg;
255 1.4 tsubai mii->mii_writereg = bmac_mii_writereg;
256 1.4 tsubai mii->mii_statchg = bmac_mii_statchg;
257 1.4 tsubai
258 1.4 tsubai ifmedia_init(&mii->mii_media, 0, bmac_mediachange, bmac_mediastatus);
259 1.5 thorpej mii_attach(&sc->sc_dev, mii, 0xffffffff, MII_PHY_ANY,
260 1.6 thorpej MII_OFFSET_ANY, 0);
261 1.4 tsubai
262 1.4 tsubai /* Choose a default media. */
263 1.4 tsubai if (LIST_FIRST(&mii->mii_phys) == NULL) {
264 1.4 tsubai ifmedia_add(&mii->mii_media, IFM_ETHER|IFM_10_T, 0, NULL);
265 1.4 tsubai ifmedia_set(&mii->mii_media, IFM_ETHER|IFM_10_T);
266 1.4 tsubai } else
267 1.4 tsubai ifmedia_set(&mii->mii_media, IFM_ETHER|IFM_AUTO);
268 1.1 tsubai
269 1.1 tsubai bmac_reset_chip(sc);
270 1.1 tsubai
271 1.1 tsubai if_attach(ifp);
272 1.1 tsubai ether_ifattach(ifp, sc->sc_enaddr);
273 1.1 tsubai }
274 1.1 tsubai
275 1.1 tsubai /*
276 1.1 tsubai * Reset and enable bmac by heathrow FCR.
277 1.1 tsubai */
278 1.1 tsubai void
279 1.1 tsubai bmac_reset_chip(sc)
280 1.1 tsubai struct bmac_softc *sc;
281 1.1 tsubai {
282 1.1 tsubai u_int v;
283 1.1 tsubai
284 1.1 tsubai dbdma_reset(sc->sc_txdma);
285 1.1 tsubai dbdma_reset(sc->sc_rxdma);
286 1.1 tsubai
287 1.1 tsubai v = in32rb(heathrow_FCR);
288 1.1 tsubai
289 1.1 tsubai v |= EnetEnable;
290 1.1 tsubai out32rb(heathrow_FCR, v);
291 1.1 tsubai delay(50000);
292 1.1 tsubai
293 1.1 tsubai v |= ResetEnetCell;
294 1.1 tsubai out32rb(heathrow_FCR, v);
295 1.1 tsubai delay(50000);
296 1.1 tsubai
297 1.1 tsubai v &= ~ResetEnetCell;
298 1.1 tsubai out32rb(heathrow_FCR, v);
299 1.1 tsubai delay(50000);
300 1.1 tsubai
301 1.1 tsubai out32rb(heathrow_FCR, v);
302 1.1 tsubai }
303 1.1 tsubai
304 1.1 tsubai void
305 1.1 tsubai bmac_init(sc)
306 1.1 tsubai struct bmac_softc *sc;
307 1.1 tsubai {
308 1.1 tsubai struct ifnet *ifp = &sc->sc_if;
309 1.1 tsubai struct ether_header *eh;
310 1.1 tsubai caddr_t data;
311 1.4 tsubai int i, tb, bmcr;
312 1.1 tsubai u_short *p;
313 1.1 tsubai
314 1.1 tsubai bmac_reset_chip(sc);
315 1.1 tsubai
316 1.4 tsubai /* XXX */
317 1.4 tsubai bmcr = bmac_mii_readreg((struct device *)sc, 0, MII_BMCR);
318 1.4 tsubai bmcr &= ~BMCR_ISO;
319 1.4 tsubai bmac_mii_writereg((struct device *)sc, 0, MII_BMCR, bmcr);
320 1.4 tsubai
321 1.1 tsubai bmac_write_reg(sc, RXRST, RxResetValue);
322 1.1 tsubai bmac_write_reg(sc, TXRST, TxResetBit);
323 1.1 tsubai
324 1.1 tsubai /* Wait for reset completion. */
325 1.4 tsubai for (i = 1000; i > 0; i -= 10) {
326 1.4 tsubai if ((bmac_read_reg(sc, TXRST) & TxResetBit) == 0)
327 1.4 tsubai break;
328 1.4 tsubai delay(10);
329 1.4 tsubai }
330 1.4 tsubai if (i <= 0)
331 1.4 tsubai printf("%s: reset timeout\n", ifp->if_xname);
332 1.1 tsubai
333 1.1 tsubai if (! (sc->sc_flags & BMAC_BMACPLUS))
334 1.1 tsubai bmac_set_bits(sc, XCVRIF, ClkBit|SerialMode|COLActiveLow);
335 1.1 tsubai
336 1.1 tsubai __asm __volatile ("mftb %0" : "=r"(tb));
337 1.1 tsubai bmac_write_reg(sc, RSEED, tb);
338 1.1 tsubai bmac_set_bits(sc, XIFC, TxOutputEnable);
339 1.1 tsubai bmac_read_reg(sc, PAREG);
340 1.1 tsubai
341 1.1 tsubai /* Reset various counters. */
342 1.1 tsubai bmac_write_reg(sc, NCCNT, 0);
343 1.1 tsubai bmac_write_reg(sc, NTCNT, 0);
344 1.1 tsubai bmac_write_reg(sc, EXCNT, 0);
345 1.1 tsubai bmac_write_reg(sc, LTCNT, 0);
346 1.1 tsubai bmac_write_reg(sc, FRCNT, 0);
347 1.1 tsubai bmac_write_reg(sc, LECNT, 0);
348 1.1 tsubai bmac_write_reg(sc, AECNT, 0);
349 1.1 tsubai bmac_write_reg(sc, FECNT, 0);
350 1.1 tsubai bmac_write_reg(sc, RXCV, 0);
351 1.1 tsubai
352 1.1 tsubai /* Set tx fifo information. */
353 1.1 tsubai bmac_write_reg(sc, TXTH, 4); /* 4 octets before tx starts */
354 1.1 tsubai
355 1.1 tsubai bmac_write_reg(sc, TXFIFOCSR, 0);
356 1.1 tsubai bmac_write_reg(sc, TXFIFOCSR, TxFIFOEnable);
357 1.1 tsubai
358 1.1 tsubai /* Set rx fifo information. */
359 1.1 tsubai bmac_write_reg(sc, RXFIFOCSR, 0);
360 1.1 tsubai bmac_write_reg(sc, RXFIFOCSR, RxFIFOEnable);
361 1.1 tsubai
362 1.1 tsubai /* Clear status register. */
363 1.1 tsubai bmac_read_reg(sc, STATUS);
364 1.1 tsubai
365 1.1 tsubai bmac_write_reg(sc, HASH3, 0);
366 1.1 tsubai bmac_write_reg(sc, HASH2, 0);
367 1.1 tsubai bmac_write_reg(sc, HASH1, 0);
368 1.1 tsubai bmac_write_reg(sc, HASH0, 0);
369 1.1 tsubai
370 1.1 tsubai /* Set MAC address. */
371 1.1 tsubai p = (u_short *)sc->sc_enaddr;
372 1.1 tsubai bmac_write_reg(sc, MADD0, *p++);
373 1.1 tsubai bmac_write_reg(sc, MADD1, *p++);
374 1.1 tsubai bmac_write_reg(sc, MADD2, *p);
375 1.1 tsubai
376 1.1 tsubai bmac_write_reg(sc, RXCFG,
377 1.1 tsubai RxCRCEnable | RxHashFilterEnable | RxRejectOwnPackets);
378 1.1 tsubai
379 1.1 tsubai if (ifp->if_flags & IFF_PROMISC)
380 1.1 tsubai bmac_set_bits(sc, RXCFG, RxPromiscEnable);
381 1.1 tsubai
382 1.1 tsubai bmac_init_dma(sc);
383 1.1 tsubai
384 1.1 tsubai /* Enable TX/RX */
385 1.1 tsubai bmac_set_bits(sc, RXCFG, RxMACEnable);
386 1.1 tsubai bmac_set_bits(sc, TXCFG, TxMACEnable);
387 1.1 tsubai
388 1.1 tsubai bmac_write_reg(sc, INTDISABLE, NormalIntEvents);
389 1.1 tsubai
390 1.1 tsubai ifp->if_flags |= IFF_RUNNING;
391 1.1 tsubai ifp->if_flags &= ~IFF_OACTIVE;
392 1.1 tsubai ifp->if_timer = 0;
393 1.1 tsubai
394 1.1 tsubai data = sc->sc_txbuf;
395 1.1 tsubai eh = (struct ether_header *)data;
396 1.1 tsubai
397 1.16 wiz memset(data, 0, sizeof(eh) + ETHERMIN);
398 1.16 wiz memcpy(eh->ether_dhost, sc->sc_enaddr, ETHER_ADDR_LEN);
399 1.16 wiz memcpy(eh->ether_shost, sc->sc_enaddr, ETHER_ADDR_LEN);
400 1.1 tsubai bmac_transmit_packet(sc, data, sizeof(eh) + ETHERMIN);
401 1.1 tsubai
402 1.1 tsubai bmac_start(ifp);
403 1.4 tsubai
404 1.7 thorpej callout_reset(&sc->sc_tick_ch, hz, bmac_mii_tick, sc);
405 1.1 tsubai }
406 1.1 tsubai
407 1.1 tsubai void
408 1.1 tsubai bmac_init_dma(sc)
409 1.1 tsubai struct bmac_softc *sc;
410 1.1 tsubai {
411 1.1 tsubai dbdma_command_t *cmd = sc->sc_rxcmd;
412 1.1 tsubai int i;
413 1.1 tsubai
414 1.1 tsubai dbdma_reset(sc->sc_txdma);
415 1.1 tsubai dbdma_reset(sc->sc_rxdma);
416 1.1 tsubai
417 1.16 wiz memset(sc->sc_txcmd, 0, BMAC_TXBUFS * sizeof(dbdma_command_t));
418 1.16 wiz memset(sc->sc_rxcmd, 0, (BMAC_RXBUFS + 1) * sizeof(dbdma_command_t));
419 1.1 tsubai
420 1.1 tsubai for (i = 0; i < BMAC_RXBUFS; i++) {
421 1.1 tsubai DBDMA_BUILD(cmd, DBDMA_CMD_IN_LAST, 0, BMAC_BUFLEN,
422 1.8 tsubai vtophys((vaddr_t)sc->sc_rxbuf + BMAC_BUFLEN * i),
423 1.1 tsubai DBDMA_INT_ALWAYS, DBDMA_WAIT_NEVER, DBDMA_BRANCH_NEVER);
424 1.1 tsubai cmd++;
425 1.1 tsubai }
426 1.1 tsubai DBDMA_BUILD(cmd, DBDMA_CMD_NOP, 0, 0, 0,
427 1.1 tsubai DBDMA_INT_NEVER, DBDMA_WAIT_NEVER, DBDMA_BRANCH_ALWAYS);
428 1.8 tsubai dbdma_st32(&cmd->d_cmddep, vtophys((vaddr_t)sc->sc_rxcmd));
429 1.1 tsubai
430 1.1 tsubai sc->sc_rxlast = 0;
431 1.1 tsubai
432 1.1 tsubai dbdma_start(sc->sc_rxdma, sc->sc_rxcmd);
433 1.1 tsubai }
434 1.1 tsubai
435 1.1 tsubai int
436 1.1 tsubai bmac_intr(v)
437 1.1 tsubai void *v;
438 1.1 tsubai {
439 1.1 tsubai struct bmac_softc *sc = v;
440 1.1 tsubai int stat;
441 1.1 tsubai
442 1.1 tsubai stat = bmac_read_reg(sc, STATUS);
443 1.1 tsubai if (stat == 0)
444 1.1 tsubai return 0;
445 1.1 tsubai
446 1.1 tsubai #ifdef BMAC_DEBUG
447 1.1 tsubai printf("bmac_intr status = 0x%x\n", stat);
448 1.1 tsubai #endif
449 1.1 tsubai
450 1.1 tsubai if (stat & IntFrameSent) {
451 1.1 tsubai sc->sc_if.if_flags &= ~IFF_OACTIVE;
452 1.1 tsubai sc->sc_if.if_timer = 0;
453 1.1 tsubai sc->sc_if.if_opackets++;
454 1.1 tsubai bmac_start(&sc->sc_if);
455 1.1 tsubai }
456 1.1 tsubai
457 1.1 tsubai /* XXX should do more! */
458 1.1 tsubai
459 1.1 tsubai return 1;
460 1.1 tsubai }
461 1.1 tsubai
462 1.1 tsubai int
463 1.1 tsubai bmac_rint(v)
464 1.1 tsubai void *v;
465 1.1 tsubai {
466 1.1 tsubai struct bmac_softc *sc = v;
467 1.1 tsubai struct ifnet *ifp = &sc->sc_if;
468 1.1 tsubai struct mbuf *m;
469 1.1 tsubai dbdma_command_t *cmd;
470 1.1 tsubai int status, resid, count, datalen;
471 1.1 tsubai int i, n;
472 1.1 tsubai void *data;
473 1.1 tsubai
474 1.1 tsubai i = sc->sc_rxlast;
475 1.1 tsubai for (n = 0; n < BMAC_RXBUFS; n++, i++) {
476 1.1 tsubai if (i == BMAC_RXBUFS)
477 1.1 tsubai i = 0;
478 1.1 tsubai cmd = &sc->sc_rxcmd[i];
479 1.1 tsubai status = dbdma_ld16(&cmd->d_status);
480 1.1 tsubai resid = dbdma_ld16(&cmd->d_resid);
481 1.1 tsubai
482 1.1 tsubai #ifdef BMAC_DEBUG
483 1.1 tsubai if (status != 0 && status != 0x8440 && status != 0x9440)
484 1.1 tsubai printf("bmac_rint status = 0x%x\n", status);
485 1.1 tsubai #endif
486 1.1 tsubai
487 1.1 tsubai if ((status & DBDMA_CNTRL_ACTIVE) == 0) /* 0x9440 | 0x8440 */
488 1.1 tsubai continue;
489 1.1 tsubai count = dbdma_ld16(&cmd->d_count);
490 1.12 tsubai datalen = count - resid - 2; /* 2 == framelen */
491 1.1 tsubai if (datalen < sizeof(struct ether_header)) {
492 1.1 tsubai printf("%s: short packet len = %d\n",
493 1.1 tsubai ifp->if_xname, datalen);
494 1.1 tsubai goto next;
495 1.1 tsubai }
496 1.1 tsubai DBDMA_BUILD_CMD(cmd, DBDMA_CMD_STOP, 0, 0, 0, 0);
497 1.1 tsubai data = sc->sc_rxbuf + BMAC_BUFLEN * i;
498 1.12 tsubai
499 1.12 tsubai /* XXX Sometimes bmac reads one extra byte. */
500 1.12 tsubai if (datalen == ETHER_MAX_LEN + 1)
501 1.12 tsubai datalen--;
502 1.1 tsubai m = bmac_get(sc, data, datalen);
503 1.1 tsubai
504 1.1 tsubai if (m == NULL) {
505 1.1 tsubai ifp->if_ierrors++;
506 1.1 tsubai goto next;
507 1.1 tsubai }
508 1.1 tsubai
509 1.1 tsubai #if NBPFILTER > 0
510 1.1 tsubai /*
511 1.1 tsubai * Check if there's a BPF listener on this interface.
512 1.1 tsubai * If so, hand off the raw packet to BPF.
513 1.1 tsubai */
514 1.1 tsubai if (ifp->if_bpf)
515 1.1 tsubai bpf_mtap(ifp->if_bpf, m);
516 1.1 tsubai #endif
517 1.2 thorpej (*ifp->if_input)(ifp, m);
518 1.1 tsubai ifp->if_ipackets++;
519 1.1 tsubai
520 1.1 tsubai next:
521 1.1 tsubai DBDMA_BUILD_CMD(cmd, DBDMA_CMD_IN_LAST, 0, DBDMA_INT_ALWAYS,
522 1.1 tsubai DBDMA_WAIT_NEVER, DBDMA_BRANCH_NEVER);
523 1.1 tsubai
524 1.1 tsubai cmd->d_status = 0;
525 1.1 tsubai cmd->d_resid = 0;
526 1.1 tsubai sc->sc_rxlast = i + 1;
527 1.1 tsubai }
528 1.1 tsubai dbdma_continue(sc->sc_rxdma);
529 1.1 tsubai
530 1.1 tsubai return 1;
531 1.1 tsubai }
532 1.1 tsubai
533 1.1 tsubai void
534 1.1 tsubai bmac_reset(sc)
535 1.1 tsubai struct bmac_softc *sc;
536 1.1 tsubai {
537 1.1 tsubai int s;
538 1.1 tsubai
539 1.1 tsubai s = splnet();
540 1.1 tsubai bmac_init(sc);
541 1.1 tsubai splx(s);
542 1.1 tsubai }
543 1.1 tsubai
544 1.1 tsubai void
545 1.1 tsubai bmac_stop(sc)
546 1.1 tsubai struct bmac_softc *sc;
547 1.1 tsubai {
548 1.1 tsubai struct ifnet *ifp = &sc->sc_if;
549 1.1 tsubai int s;
550 1.1 tsubai
551 1.1 tsubai s = splnet();
552 1.1 tsubai
553 1.7 thorpej callout_stop(&sc->sc_tick_ch);
554 1.4 tsubai mii_down(&sc->sc_mii);
555 1.4 tsubai
556 1.1 tsubai /* Disable TX/RX. */
557 1.1 tsubai bmac_reset_bits(sc, TXCFG, TxMACEnable);
558 1.1 tsubai bmac_reset_bits(sc, RXCFG, RxMACEnable);
559 1.1 tsubai
560 1.1 tsubai /* Disable all interrupts. */
561 1.1 tsubai bmac_write_reg(sc, INTDISABLE, NoEventsMask);
562 1.1 tsubai
563 1.1 tsubai dbdma_stop(sc->sc_txdma);
564 1.1 tsubai dbdma_stop(sc->sc_rxdma);
565 1.1 tsubai
566 1.1 tsubai ifp->if_flags &= ~(IFF_UP | IFF_RUNNING);
567 1.1 tsubai ifp->if_timer = 0;
568 1.1 tsubai
569 1.1 tsubai splx(s);
570 1.1 tsubai }
571 1.1 tsubai
572 1.1 tsubai void
573 1.1 tsubai bmac_start(ifp)
574 1.1 tsubai struct ifnet *ifp;
575 1.1 tsubai {
576 1.1 tsubai struct bmac_softc *sc = ifp->if_softc;
577 1.1 tsubai struct mbuf *m;
578 1.1 tsubai int tlen;
579 1.1 tsubai
580 1.1 tsubai if ((ifp->if_flags & (IFF_RUNNING | IFF_OACTIVE)) != IFF_RUNNING)
581 1.1 tsubai return;
582 1.1 tsubai
583 1.1 tsubai while (1) {
584 1.1 tsubai if (ifp->if_flags & IFF_OACTIVE)
585 1.1 tsubai return;
586 1.1 tsubai
587 1.17 itojun IFQ_DEQUEUE(&ifp->if_snd, m);
588 1.1 tsubai if (m == 0)
589 1.1 tsubai break;
590 1.1 tsubai #if NBPFILTER > 0
591 1.1 tsubai /*
592 1.1 tsubai * If BPF is listening on this interface, let it see the
593 1.1 tsubai * packet before we commit it to the wire.
594 1.1 tsubai */
595 1.1 tsubai if (ifp->if_bpf)
596 1.1 tsubai bpf_mtap(ifp->if_bpf, m);
597 1.1 tsubai #endif
598 1.1 tsubai
599 1.1 tsubai ifp->if_flags |= IFF_OACTIVE;
600 1.1 tsubai tlen = bmac_put(sc, sc->sc_txbuf, m);
601 1.1 tsubai
602 1.1 tsubai /* 5 seconds to watch for failing to transmit */
603 1.1 tsubai ifp->if_timer = 5;
604 1.1 tsubai ifp->if_opackets++; /* # of pkts */
605 1.1 tsubai
606 1.1 tsubai bmac_transmit_packet(sc, sc->sc_txbuf, tlen);
607 1.1 tsubai }
608 1.1 tsubai }
609 1.1 tsubai
610 1.1 tsubai void
611 1.1 tsubai bmac_transmit_packet(sc, buff, len)
612 1.1 tsubai struct bmac_softc *sc;
613 1.1 tsubai void *buff;
614 1.1 tsubai int len;
615 1.1 tsubai {
616 1.1 tsubai dbdma_command_t *cmd = sc->sc_txcmd;
617 1.1 tsubai vaddr_t va = (vaddr_t)buff;
618 1.1 tsubai
619 1.1 tsubai #ifdef BMAC_DEBUG
620 1.1 tsubai if (vtophys(va) + len - 1 != vtophys(va + len - 1))
621 1.1 tsubai panic("bmac_transmit_packet");
622 1.1 tsubai #endif
623 1.1 tsubai
624 1.1 tsubai DBDMA_BUILD(cmd, DBDMA_CMD_OUT_LAST, 0, len, vtophys(va),
625 1.1 tsubai DBDMA_INT_NEVER, DBDMA_WAIT_NEVER, DBDMA_BRANCH_NEVER);
626 1.1 tsubai cmd++;
627 1.1 tsubai DBDMA_BUILD(cmd, DBDMA_CMD_STOP, 0, 0, 0,
628 1.1 tsubai DBDMA_INT_ALWAYS, DBDMA_WAIT_NEVER, DBDMA_BRANCH_NEVER);
629 1.1 tsubai
630 1.1 tsubai dbdma_start(sc->sc_txdma, sc->sc_txcmd);
631 1.1 tsubai }
632 1.1 tsubai
633 1.1 tsubai int
634 1.1 tsubai bmac_put(sc, buff, m)
635 1.1 tsubai struct bmac_softc *sc;
636 1.1 tsubai caddr_t buff;
637 1.1 tsubai struct mbuf *m;
638 1.1 tsubai {
639 1.1 tsubai struct mbuf *n;
640 1.1 tsubai int len, tlen = 0;
641 1.1 tsubai
642 1.1 tsubai for (; m; m = n) {
643 1.1 tsubai len = m->m_len;
644 1.1 tsubai if (len == 0) {
645 1.1 tsubai MFREE(m, n);
646 1.1 tsubai continue;
647 1.1 tsubai }
648 1.16 wiz memcpy(buff, mtod(m, caddr_t), len);
649 1.1 tsubai buff += len;
650 1.1 tsubai tlen += len;
651 1.1 tsubai MFREE(m, n);
652 1.1 tsubai }
653 1.1 tsubai if (tlen > NBPG)
654 1.1 tsubai panic("%s: putpacket packet overflow", sc->sc_dev.dv_xname);
655 1.1 tsubai
656 1.1 tsubai return tlen;
657 1.1 tsubai }
658 1.1 tsubai
659 1.1 tsubai struct mbuf *
660 1.1 tsubai bmac_get(sc, pkt, totlen)
661 1.1 tsubai struct bmac_softc *sc;
662 1.1 tsubai caddr_t pkt;
663 1.1 tsubai int totlen;
664 1.1 tsubai {
665 1.1 tsubai struct mbuf *m;
666 1.1 tsubai struct mbuf *top, **mp;
667 1.1 tsubai int len;
668 1.1 tsubai
669 1.1 tsubai MGETHDR(m, M_DONTWAIT, MT_DATA);
670 1.1 tsubai if (m == 0)
671 1.1 tsubai return 0;
672 1.12 tsubai m->m_flags |= M_HASFCS;
673 1.1 tsubai m->m_pkthdr.rcvif = &sc->sc_if;
674 1.1 tsubai m->m_pkthdr.len = totlen;
675 1.1 tsubai len = MHLEN;
676 1.1 tsubai top = 0;
677 1.1 tsubai mp = ⊤
678 1.1 tsubai
679 1.1 tsubai while (totlen > 0) {
680 1.1 tsubai if (top) {
681 1.1 tsubai MGET(m, M_DONTWAIT, MT_DATA);
682 1.1 tsubai if (m == 0) {
683 1.1 tsubai m_freem(top);
684 1.1 tsubai return 0;
685 1.1 tsubai }
686 1.1 tsubai len = MLEN;
687 1.1 tsubai }
688 1.1 tsubai if (totlen >= MINCLSIZE) {
689 1.1 tsubai MCLGET(m, M_DONTWAIT);
690 1.1 tsubai if ((m->m_flags & M_EXT) == 0) {
691 1.1 tsubai m_free(m);
692 1.1 tsubai m_freem(top);
693 1.1 tsubai return 0;
694 1.1 tsubai }
695 1.1 tsubai len = MCLBYTES;
696 1.1 tsubai }
697 1.1 tsubai m->m_len = len = min(totlen, len);
698 1.16 wiz memcpy(mtod(m, caddr_t), pkt, len);
699 1.1 tsubai pkt += len;
700 1.1 tsubai totlen -= len;
701 1.1 tsubai *mp = m;
702 1.1 tsubai mp = &m->m_next;
703 1.1 tsubai }
704 1.1 tsubai
705 1.1 tsubai return top;
706 1.1 tsubai }
707 1.1 tsubai
708 1.1 tsubai void
709 1.1 tsubai bmac_watchdog(ifp)
710 1.1 tsubai struct ifnet *ifp;
711 1.1 tsubai {
712 1.1 tsubai struct bmac_softc *sc = ifp->if_softc;
713 1.1 tsubai
714 1.1 tsubai bmac_reset_bits(sc, RXCFG, RxMACEnable);
715 1.1 tsubai bmac_reset_bits(sc, TXCFG, TxMACEnable);
716 1.1 tsubai
717 1.1 tsubai printf("%s: device timeout\n", ifp->if_xname);
718 1.1 tsubai ifp->if_oerrors++;
719 1.1 tsubai
720 1.1 tsubai bmac_reset(sc);
721 1.1 tsubai }
722 1.1 tsubai
723 1.1 tsubai int
724 1.1 tsubai bmac_ioctl(ifp, cmd, data)
725 1.1 tsubai struct ifnet *ifp;
726 1.1 tsubai u_long cmd;
727 1.1 tsubai caddr_t data;
728 1.1 tsubai {
729 1.1 tsubai struct bmac_softc *sc = ifp->if_softc;
730 1.1 tsubai struct ifaddr *ifa = (struct ifaddr *)data;
731 1.1 tsubai struct ifreq *ifr = (struct ifreq *)data;
732 1.1 tsubai int s, error = 0;
733 1.1 tsubai
734 1.1 tsubai s = splnet();
735 1.1 tsubai
736 1.1 tsubai switch (cmd) {
737 1.1 tsubai
738 1.1 tsubai case SIOCSIFADDR:
739 1.1 tsubai ifp->if_flags |= IFF_UP;
740 1.1 tsubai
741 1.1 tsubai switch (ifa->ifa_addr->sa_family) {
742 1.1 tsubai #ifdef INET
743 1.1 tsubai case AF_INET:
744 1.1 tsubai bmac_init(sc);
745 1.1 tsubai arp_ifinit(ifp, ifa);
746 1.1 tsubai break;
747 1.1 tsubai #endif
748 1.1 tsubai #ifdef NS
749 1.1 tsubai case AF_NS:
750 1.1 tsubai {
751 1.1 tsubai struct ns_addr *ina = &IA_SNS(ifa)->sns_addr;
752 1.1 tsubai
753 1.1 tsubai if (ns_nullhost(*ina))
754 1.1 tsubai ina->x_host =
755 1.1 tsubai *(union ns_host *)LLADDR(ifp->if_sadl);
756 1.1 tsubai else {
757 1.16 wiz memcpy(LLADDR(ifp->if_sadl),
758 1.16 wiz ina->x_host.c_host,
759 1.1 tsubai sizeof(sc->sc_enaddr));
760 1.1 tsubai }
761 1.1 tsubai /* Set new address. */
762 1.1 tsubai bmac_init(sc);
763 1.1 tsubai break;
764 1.1 tsubai }
765 1.1 tsubai #endif
766 1.1 tsubai default:
767 1.1 tsubai bmac_init(sc);
768 1.1 tsubai break;
769 1.1 tsubai }
770 1.1 tsubai break;
771 1.1 tsubai
772 1.1 tsubai case SIOCSIFFLAGS:
773 1.1 tsubai if ((ifp->if_flags & IFF_UP) == 0 &&
774 1.1 tsubai (ifp->if_flags & IFF_RUNNING) != 0) {
775 1.1 tsubai /*
776 1.1 tsubai * If interface is marked down and it is running, then
777 1.1 tsubai * stop it.
778 1.1 tsubai */
779 1.1 tsubai bmac_stop(sc);
780 1.1 tsubai ifp->if_flags &= ~IFF_RUNNING;
781 1.1 tsubai } else if ((ifp->if_flags & IFF_UP) != 0 &&
782 1.1 tsubai (ifp->if_flags & IFF_RUNNING) == 0) {
783 1.1 tsubai /*
784 1.1 tsubai * If interface is marked up and it is stopped, then
785 1.1 tsubai * start it.
786 1.1 tsubai */
787 1.1 tsubai bmac_init(sc);
788 1.1 tsubai } else {
789 1.1 tsubai /*
790 1.1 tsubai * Reset the interface to pick up changes in any other
791 1.1 tsubai * flags that affect hardware registers.
792 1.1 tsubai */
793 1.1 tsubai /*bmac_stop(sc);*/
794 1.1 tsubai bmac_init(sc);
795 1.1 tsubai }
796 1.1 tsubai #ifdef BMAC_DEBUG
797 1.1 tsubai if (ifp->if_flags & IFF_DEBUG)
798 1.4 tsubai sc->sc_flags |= BMAC_DEBUGFLAG;
799 1.1 tsubai #endif
800 1.1 tsubai break;
801 1.1 tsubai
802 1.1 tsubai case SIOCADDMULTI:
803 1.1 tsubai case SIOCDELMULTI:
804 1.1 tsubai error = (cmd == SIOCADDMULTI) ?
805 1.1 tsubai ether_addmulti(ifr, &sc->sc_ethercom) :
806 1.1 tsubai ether_delmulti(ifr, &sc->sc_ethercom);
807 1.1 tsubai
808 1.1 tsubai if (error == ENETRESET) {
809 1.1 tsubai /*
810 1.1 tsubai * Multicast list has changed; set the hardware filter
811 1.1 tsubai * accordingly.
812 1.1 tsubai */
813 1.1 tsubai bmac_init(sc);
814 1.1 tsubai bmac_setladrf(sc);
815 1.1 tsubai error = 0;
816 1.1 tsubai }
817 1.1 tsubai break;
818 1.1 tsubai
819 1.1 tsubai case SIOCGIFMEDIA:
820 1.1 tsubai case SIOCSIFMEDIA:
821 1.4 tsubai error = ifmedia_ioctl(ifp, ifr, &sc->sc_mii.mii_media, cmd);
822 1.1 tsubai break;
823 1.1 tsubai
824 1.1 tsubai default:
825 1.1 tsubai error = EINVAL;
826 1.1 tsubai }
827 1.1 tsubai
828 1.1 tsubai splx(s);
829 1.1 tsubai return error;
830 1.1 tsubai }
831 1.1 tsubai
832 1.1 tsubai int
833 1.1 tsubai bmac_mediachange(ifp)
834 1.1 tsubai struct ifnet *ifp;
835 1.1 tsubai {
836 1.4 tsubai struct bmac_softc *sc = ifp->if_softc;
837 1.4 tsubai
838 1.4 tsubai return mii_mediachg(&sc->sc_mii);
839 1.1 tsubai }
840 1.1 tsubai
841 1.1 tsubai void
842 1.1 tsubai bmac_mediastatus(ifp, ifmr)
843 1.1 tsubai struct ifnet *ifp;
844 1.1 tsubai struct ifmediareq *ifmr;
845 1.1 tsubai {
846 1.4 tsubai struct bmac_softc *sc = ifp->if_softc;
847 1.4 tsubai
848 1.4 tsubai mii_pollstat(&sc->sc_mii);
849 1.1 tsubai
850 1.4 tsubai ifmr->ifm_status = sc->sc_mii.mii_media_status;
851 1.4 tsubai ifmr->ifm_active = sc->sc_mii.mii_media_active;
852 1.1 tsubai }
853 1.1 tsubai
854 1.1 tsubai /*
855 1.1 tsubai * Set up the logical address filter.
856 1.1 tsubai */
857 1.1 tsubai void
858 1.1 tsubai bmac_setladrf(sc)
859 1.1 tsubai struct bmac_softc *sc;
860 1.1 tsubai {
861 1.1 tsubai struct ifnet *ifp = &sc->sc_if;
862 1.1 tsubai struct ether_multi *enm;
863 1.1 tsubai struct ether_multistep step;
864 1.1 tsubai u_int32_t crc;
865 1.1 tsubai u_int16_t hash[4];
866 1.11 tsubai int x;
867 1.1 tsubai
868 1.1 tsubai /*
869 1.1 tsubai * Set up multicast address filter by passing all multicast addresses
870 1.1 tsubai * through a crc generator, and then using the high order 6 bits as an
871 1.1 tsubai * index into the 64 bit logical address filter. The high order bit
872 1.1 tsubai * selects the word, while the rest of the bits select the bit within
873 1.1 tsubai * the word.
874 1.1 tsubai */
875 1.1 tsubai
876 1.1 tsubai if (ifp->if_flags & IFF_PROMISC) {
877 1.1 tsubai bmac_set_bits(sc, RXCFG, RxPromiscEnable);
878 1.9 tsubai return;
879 1.9 tsubai }
880 1.9 tsubai
881 1.9 tsubai if (ifp->if_flags & IFF_ALLMULTI) {
882 1.9 tsubai hash[3] = hash[2] = hash[1] = hash[0] = 0xffff;
883 1.9 tsubai goto chipit;
884 1.1 tsubai }
885 1.1 tsubai
886 1.1 tsubai hash[3] = hash[2] = hash[1] = hash[0] = 0;
887 1.9 tsubai
888 1.1 tsubai ETHER_FIRST_MULTI(step, &sc->sc_ethercom, enm);
889 1.1 tsubai while (enm != NULL) {
890 1.16 wiz if (memcmp(enm->enm_addrlo, enm->enm_addrhi, ETHER_ADDR_LEN)) {
891 1.1 tsubai /*
892 1.1 tsubai * We must listen to a range of multicast addresses.
893 1.1 tsubai * For now, just accept all multicasts, rather than
894 1.1 tsubai * trying to set only those filter bits needed to match
895 1.1 tsubai * the range. (At this time, the only use of address
896 1.1 tsubai * ranges is for IP multicast routing, for which the
897 1.1 tsubai * range is big enough to require all bits set.)
898 1.1 tsubai */
899 1.9 tsubai hash[3] = hash[2] = hash[1] = hash[0] = 0xffff;
900 1.9 tsubai ifp->if_flags |= IFF_ALLMULTI;
901 1.9 tsubai goto chipit;
902 1.1 tsubai }
903 1.1 tsubai
904 1.9 tsubai crc = ether_crc32_le(enm->enm_addrlo, ETHER_ADDR_LEN);
905 1.1 tsubai
906 1.1 tsubai /* Just want the 6 most significant bits. */
907 1.1 tsubai crc >>= 26;
908 1.1 tsubai
909 1.1 tsubai /* Set the corresponding bit in the filter. */
910 1.1 tsubai hash[crc >> 4] |= 1 << (crc & 0xf);
911 1.1 tsubai
912 1.1 tsubai ETHER_NEXT_MULTI(step, enm);
913 1.1 tsubai }
914 1.9 tsubai
915 1.1 tsubai ifp->if_flags &= ~IFF_ALLMULTI;
916 1.1 tsubai
917 1.9 tsubai chipit:
918 1.9 tsubai bmac_write_reg(sc, HASH0, hash[0]);
919 1.9 tsubai bmac_write_reg(sc, HASH1, hash[1]);
920 1.9 tsubai bmac_write_reg(sc, HASH2, hash[2]);
921 1.9 tsubai bmac_write_reg(sc, HASH3, hash[3]);
922 1.11 tsubai x = bmac_read_reg(sc, RXCFG);
923 1.11 tsubai x &= ~RxPromiscEnable;
924 1.11 tsubai x |= RxHashFilterEnable;
925 1.11 tsubai bmac_write_reg(sc, RXCFG, x);
926 1.4 tsubai }
927 1.4 tsubai
928 1.4 tsubai int
929 1.4 tsubai bmac_mii_readreg(dev, phy, reg)
930 1.4 tsubai struct device *dev;
931 1.4 tsubai int phy, reg;
932 1.4 tsubai {
933 1.4 tsubai return mii_bitbang_readreg(dev, &bmac_mbo, phy, reg);
934 1.4 tsubai }
935 1.4 tsubai
936 1.4 tsubai void
937 1.4 tsubai bmac_mii_writereg(dev, phy, reg, val)
938 1.4 tsubai struct device *dev;
939 1.4 tsubai int phy, reg, val;
940 1.4 tsubai {
941 1.4 tsubai mii_bitbang_writereg(dev, &bmac_mbo, phy, reg, val);
942 1.4 tsubai }
943 1.4 tsubai
944 1.4 tsubai u_int32_t
945 1.4 tsubai bmac_mbo_read(dev)
946 1.4 tsubai struct device *dev;
947 1.4 tsubai {
948 1.4 tsubai struct bmac_softc *sc = (void *)dev;
949 1.4 tsubai
950 1.4 tsubai return bmac_read_reg(sc, MIFCSR);
951 1.4 tsubai }
952 1.4 tsubai
953 1.4 tsubai void
954 1.4 tsubai bmac_mbo_write(dev, val)
955 1.4 tsubai struct device *dev;
956 1.4 tsubai u_int32_t val;
957 1.4 tsubai {
958 1.4 tsubai struct bmac_softc *sc = (void *)dev;
959 1.4 tsubai
960 1.4 tsubai bmac_write_reg(sc, MIFCSR, val);
961 1.4 tsubai }
962 1.4 tsubai
963 1.4 tsubai void
964 1.4 tsubai bmac_mii_statchg(dev)
965 1.4 tsubai struct device *dev;
966 1.4 tsubai {
967 1.4 tsubai struct bmac_softc *sc = (void *)dev;
968 1.4 tsubai int x;
969 1.4 tsubai
970 1.4 tsubai /* Update duplex mode in TX configuration */
971 1.4 tsubai x = bmac_read_reg(sc, TXCFG);
972 1.4 tsubai if ((IFM_OPTIONS(sc->sc_mii.mii_media_active) & IFM_FDX) != 0)
973 1.4 tsubai x |= TxFullDuplex;
974 1.4 tsubai else
975 1.4 tsubai x &= ~TxFullDuplex;
976 1.4 tsubai bmac_write_reg(sc, TXCFG, x);
977 1.4 tsubai
978 1.4 tsubai #ifdef BMAC_DEBUG
979 1.4 tsubai printf("bmac_mii_statchg 0x%x\n",
980 1.4 tsubai IFM_OPTIONS(sc->sc_mii.mii_media_active));
981 1.4 tsubai #endif
982 1.4 tsubai }
983 1.4 tsubai
984 1.4 tsubai void
985 1.4 tsubai bmac_mii_tick(v)
986 1.4 tsubai void *v;
987 1.4 tsubai {
988 1.4 tsubai struct bmac_softc *sc = v;
989 1.4 tsubai int s;
990 1.4 tsubai
991 1.4 tsubai s = splnet();
992 1.4 tsubai mii_tick(&sc->sc_mii);
993 1.4 tsubai splx(s);
994 1.4 tsubai
995 1.7 thorpej callout_reset(&sc->sc_tick_ch, hz, bmac_mii_tick, sc);
996 1.1 tsubai }
997