HomeSort by: relevance | last modified time | path
    Searched refs:MPLL_AD_FUNC_CNTL (Results 1 - 16 of 16) sorted by relevancy

  /src/sys/external/bsd/drm2/dist/drm/radeon/
rv740d.h 47 #define MPLL_AD_FUNC_CNTL 0x624
radeon_rv740_dpm.c 196 u32 mpll_ad_func_cntl = pi->clk_regs.rv770.mpll_ad_func_cntl; local in function:rv740_populate_mclk_value
216 mpll_ad_func_cntl &= ~(CLKR_MASK |
221 mpll_ad_func_cntl |= CLKR(dividers.ref_div);
222 mpll_ad_func_cntl |= YCLK_POST_DIV(dividers.post_div);
223 mpll_ad_func_cntl |= CLKF(dividers.whole_fb_div);
224 mpll_ad_func_cntl |= CLKFRAC(dividers.frac_fb_div);
225 mpll_ad_func_cntl |= IBIAS(ibias);
277 mclk->mclk770.vMPLL_AD_FUNC_CNTL = cpu_to_be32(mpll_ad_func_cntl);
304 pi->clk_regs.rv770.mpll_ad_func_cntl
323 u32 mpll_ad_func_cntl = pi->clk_regs.rv770.mpll_ad_func_cntl; local in function:rv740_populate_smc_acpi_state
    [all...]
rv770d.h 120 #define MPLL_AD_FUNC_CNTL 0x624
nid.h 562 #define MPLL_AD_FUNC_CNTL 0x624
cikd.h 748 #define MPLL_AD_FUNC_CNTL 0x2bc0
sid.h 625 #define MPLL_AD_FUNC_CNTL 0x2bc0
evergreend.h 100 #define MPLL_AD_FUNC_CNTL 0x624
radeon_rv770_dpm.c 396 u32 mpll_ad_func_cntl = local in function:rv770_populate_mclk_value
397 pi->clk_regs.rv770.mpll_ad_func_cntl;
432 mpll_ad_func_cntl &= ~(CLKR_MASK |
437 mpll_ad_func_cntl |= CLKR(encoded_reference_dividers[dividers.ref_div - 1]);
438 mpll_ad_func_cntl |= YCLK_POST_DIV(postdiv_yclk);
439 mpll_ad_func_cntl |= CLKF(clkf);
440 mpll_ad_func_cntl |= CLKFRAC(clkfrac);
441 mpll_ad_func_cntl |= IBIAS(ibias);
478 mclk->mclk770.vMPLL_AD_FUNC_CNTL = cpu_to_be32(mpll_ad_func_cntl);
924 u32 mpll_ad_func_cntl local in function:rv770_populate_smc_acpi_state
    [all...]
radeon_ni_dpm.c 1195 ni_pi->clock_registers.mpll_ad_func_cntl = RREG32(MPLL_AD_FUNC_CNTL);
1697 cpu_to_be32(ni_pi->clock_registers.mpll_ad_func_cntl);
1802 u32 mpll_ad_func_cntl = ni_pi->clock_registers.mpll_ad_func_cntl; local in function:ni_populate_smc_acpi_state
1870 mpll_ad_func_cntl &= ~PDNB;
1909 table->ACPIState.levels[0].mclk.vMPLL_AD_FUNC_CNTL = cpu_to_be32(mpll_ad_func_cntl);
2173 u32 mpll_ad_func_cntl = ni_pi->clock_registers.mpll_ad_func_cntl; local in function:ni_populate_mclk_value
2201 mpll_ad_func_cntl &= ~(CLKR_MASK
    [all...]
radeon_ci_dpm.c 1894 pi->clock_registers.mpll_ad_func_cntl = RREG32(MPLL_AD_FUNC_CNTL);
2803 u32 mpll_ad_func_cntl = pi->clock_registers.mpll_ad_func_cntl; local in function:ci_calculate_mclk_params
2824 mpll_ad_func_cntl &= ~YCLK_POST_DIV_MASK;
2825 mpll_ad_func_cntl |= YCLK_POST_DIV(mpll_param.post_div);
2871 mclk->MpllAdFuncCntl = mpll_ad_func_cntl;
3081 cpu_to_be32(pi->clock_registers.mpll_ad_func_cntl);
radeon_si_dpm.c 3584 si_pi->clock_registers.mpll_ad_func_cntl = RREG32(MPLL_AD_FUNC_CNTL);
4385 cpu_to_be32(si_pi->clock_registers.mpll_ad_func_cntl);
4504 u32 mpll_ad_func_cntl = si_pi->clock_registers.mpll_ad_func_cntl; local in function:si_populate_smc_acpi_state
4587 cpu_to_be32(mpll_ad_func_cntl);
4887 u32 mpll_ad_func_cntl = si_pi->clock_registers.mpll_ad_func_cntl; local in function:si_populate_mclk_value
4908 mpll_ad_func_cntl &= ~YCLK_POST_DIV_MASK;
4909 mpll_ad_func_cntl |= YCLK_POST_DIV(mpll_param.post_div)
    [all...]
  /src/sys/external/bsd/drm2/dist/drm/amd/amdgpu/
sid.h 627 #define MPLL_AD_FUNC_CNTL 0xAF0
amdgpu_si_dpm.c 4045 si_pi->clock_registers.mpll_ad_func_cntl = RREG32(MPLL_AD_FUNC_CNTL);
4851 cpu_to_be32(si_pi->clock_registers.mpll_ad_func_cntl);
4968 u32 mpll_ad_func_cntl = si_pi->clock_registers.mpll_ad_func_cntl; local in function:si_populate_smc_acpi_state
5052 cpu_to_be32(mpll_ad_func_cntl);
5351 u32 mpll_ad_func_cntl = si_pi->clock_registers.mpll_ad_func_cntl; local in function:si_populate_mclk_value
5372 mpll_ad_func_cntl &= ~YCLK_POST_DIV_MASK;
5373 mpll_ad_func_cntl |= YCLK_POST_DIV(mpll_param.post_div)
    [all...]
  /src/sys/external/bsd/drm2/dist/drm/amd/powerplay/smumgr/
amdgpu_iceland_smumgr.c 1061 uint32_t mpll_ad_func_cntl = data->clock_registers.vMPLL_AD_FUNC_CNTL; local in function:iceland_calculate_mclk_params
1088 /* MPLL_AD_FUNC_CNTL setup*/
1089 mpll_ad_func_cntl = PHM_SET_FIELD(mpll_ad_func_cntl,
1090 MPLL_AD_FUNC_CNTL, YCLK_POST_DIV, mpll_param.mpll_post_divider);
1164 mclk->MpllAdFuncCntl = mpll_ad_func_cntl;
amdgpu_ci_smumgr.c 1037 uint32_t mpll_ad_func_cntl = data->clock_registers.vMPLL_AD_FUNC_CNTL; local in function:ci_calculate_mclk_params
1062 mpll_ad_func_cntl = PHM_SET_FIELD(mpll_ad_func_cntl,
1063 MPLL_AD_FUNC_CNTL, YCLK_POST_DIV, mpll_param.mpll_post_divider);
1112 mclk->MpllAdFuncCntl = mpll_ad_func_cntl;
amdgpu_tonga_smumgr.c 804 uint32_t mpll_ad_func_cntl = data->clock_registers.vMPLL_AD_FUNC_CNTL; local in function:tonga_calculate_mclk_params
837 /* MPLL_AD_FUNC_CNTL setup*/
838 mpll_ad_func_cntl = PHM_SET_FIELD(mpll_ad_func_cntl,
839 MPLL_AD_FUNC_CNTL, YCLK_POST_DIV,
915 mclk->MpllAdFuncCntl = mpll_ad_func_cntl;

Completed in 92 milliseconds